0004(<(@(l(m(o(4t(H(J(4=)Pr)3)7)I/*3y**0G+ex++o,[,Y--s../[0u011)2/22(3(3(3/41F4Xx4%4%4(5(F52o5[515?06(p6)6.656 (7/57.e77777 7 88 .888S8Z8u8888888(9,9D9V9o999999::3:M:d:s::::G: ;7;;V;;;;;;=<&U<|<$<"<-<=-'=3U===3=#=><> O>%Z>)>%>!>!>$?9?P?8g??"??!?@'2@'Z@@7@@W@}AAPA4BkEBtB(&C4OC5CBCC&D@D_D~DD)D,D,E9>ECxE7E;ER0FRF/FG"!G#DGhGG-G(GG H!%H5GH&}H'H/H)H/&IVIbtI.IJJ:JUJ!gJ0JJJ!J%K7K<KKK#K2K+K *LKLjLL3L/LLM0MKM dMMM+MM"MN*8N%cN#N7N N=O7DO!|O5O"O O P 9PZP!zP PP2P1Q,BQ+oQ2Q2Q)R+RDR)XR!R'R'R'RS:4SoSSSSSSS T*THTfTTTT"TT"T U@U]UuUU!UEU'V?V[VyV1V9V)W4.W;cW=W^W8s2ts&s'sst&2t&Yt-t;tJt=5u3su uuuuuu%v8vPv$jvv(v$v"v-w$>w cwww#w"w"x &xGx`x{xx%xxx) y7{9{C>{W{X{93|Rm|H|< }OF}9}}6~}~8h~9h)8݅?RFvFD7I:jD'Fl66;!m]9ˋP6V-4Q B.O-~##Ѝ)) HU ^ -' &?S o=Ώ#";^y "Ґ$>RlG?+Gbs&֒%$#HaW6ٓ')8'b0=Ӕ8#J$nK.ߕ'6 LFWJFH0HyE—#BC*4A*C<n<HM[hĚSM6r؛|K<ȜB:HP ԝ+#!#E!i#C34':\C7۟;SOU1!+*M+x"$ǡ=6*!a$/Bآ12M;5@+3o_3Ϥ;Y0qR!$.<.kU4 1?Kq/%0DcY}Qר)#G&k$4# F0.w3-ڪ<4E%z>,߫[ Jh&;ڬ+:B:}:9*-+X+;:3'/[66¯-#'K5[<9ΰ99B |G!!)B$Qv!9<<.<k<2D*o4226&R,y%`̵1-_3~">նB2WQ9ܷAhXJ= EJl9A7hy8@g\QĻ9APh;C7j{9A hb9˾AhG9Ah,8@g7w?f9VAh/;'kLK[,K;@[QK>F8m&G \}%1*!=_t'A!0FZY8;5)9_? ( 43M01'4+`G2,FZFm52#cVa.!@b 70I !V+x???;A{6Xl\S6/T.X7 5D<z.?$& Kl  &C`}+7(<X\68'%1M)J- -7,e6#KFQB)*10-b--?U,WE? `!n #/%%=<c9+(6G+~&'//F.v,$&##B3f.<:pGlKBa>.pe9"#%*</_'wxC+mP<6uB\I-(sW"4xJ~ge $?tH]/*T}Nmt.sM |Q CN|SYf)^O%c@l7-d#fjzK)Ag55$64A E\IWM390i81QLYvS!Z, (zLV0&]U[k bV?njo_u{D[GRhhbXq 2o}=7d qO=c H>y X8F+Rw~v`F;i:rr'J;3^E,Z&k2!U1yPDnT@{`a D(X( ,  no-aliases Use canonical instruction forms. numeric Print numeric register names, rather than ABI names. For the options above, the following values are supported for "%s": aliases Do print instruction aliases. compact-assembly Do not emit a new line between bundles of instructions. debug_dump Temp switch for debug trace. no-aliases Don't print instruction aliases. no-compact-assembly Emit a new line between bundles of instructions. no-notes Don't print instruction notes. no-pc Don't print program counter prefix. ctx4 Force disassembly using 4-context mode. ctx8 Force 8-context mode, takes precedence. notes Do print instruction notes. pretty Print 32-bit words in natural order corresponding to re-ordered instruction. The following AARCH64 specific disassembler options are supported for use with the -M switch (multiple options should be separated by commas): The following ARC specific disassembler options are supported for use with the -M switch (multiple options should be separated by commas): The following ARM specific disassembler options are supported for use with the -M switch: The following BPF specific disassembler options are supported for use with the -M switch (multiple options should be separated by commas): The following KVX specific disassembler options are supported for use with the -M switch (multiple options should be separated by commas): The following LoongArch disassembler options are supported for use with the -M switch (multiple options should be separated by commas): The following MIPS specific disassembler options are supported for use with the -M switch (multiple options should be separated by commas): The following NFP specific disassembler options are supported for use with the -M switch (multiple options should be separated by commas): The following PPC specific disassembler options are supported for use with the -M switch: The following RISC-V specific disassembler options are supported for use with the -M switch (multiple options should be separated by commas): The following S/390 specific disassembler options are supported for use with the -M switch (multiple options should be separated by commas): The following i386/x86-64 specific disassembler options are supported for use with the -M switch (multiple options should be separated by commas): Warning: disassembly may be wrong due to guessed opcode class choice. Use -M to select the correct opcode class(es). Warning: illegal use of double register pair. pseudoc Use pseudo-c syntax. v1,v2,v3,v4,xbpf Version of the BPF ISA to use. hex,oct,dec Output numerical base for immediates. addr16 Assume 16bit address size addr32 Assume 32bit address size addr64 Assume 64bit address size amd64 Display instruction in AMD64 ISA att Display instruction in AT&T syntax att-mnemonic (AT&T syntax only) Display instruction with AT&T mnemonic data16 Assume 16bit data size data32 Assume 32bit data size i386 Disassemble in 32bit mode i8086 Disassemble in 16bit mode intel Display instruction in Intel syntax intel-mnemonic (AT&T syntax only) Display instruction with Intel mnemonic intel64 Display instruction in Intel64 ISA suffix Always display instruction suffix in AT&T syntax x86-64 Disassemble in 64bit mode # internal error, undefined modifier (%c)# internal error, undefined operand in `%s %s'# internal error, unknown tag in opcode template (%s)$%dsp16() takes a symbolic address, not a number%dsp8() takes a symbolic address, not a number'LSL' operator not allowed'ROR' operator not allowed(DP) offset out of range.(SP) offset out of range.(unknown)*illegal**unknown operands type: %d**unknown*, , .21-bit offset out of range64-bit address is disabled [[][]:ABORT: unknown operandAn error occurred while generating the extension instruction operationsAssume all insns are Thumb insnsAttempt to find bit index of 0BO value implies no branch hint, when using + or - modifierBad immediate expressionBad register in postincrementBad register in preincrementBad register nameBiiiig Trouble in parse_imm16!Bit number for indexing general register is out of range 0-15Byte address required. - must be even.Disassemble "register" namesDisassemble in ESA architecture modeDisassemble in z/Architecture modeDisassemble only into canonical instructions.Don't understand 0x%x Enable CDE extensions for coprocessor N spaceEnforce the designated architecture while decoding.Error processing section %u Error: read from memory failedExamine preceding label to determine an insn's typeFile has invalid ME-Config section.File has no ME-Config section.GPR odd is illegalHmmmm 0x%xImmediate is out of range -128 to 127Immediate is out of range -32768 to 32767Immediate is out of range -512 to 511Immediate is out of range -7 to 8Immediate is out of range -8 to 7Immediate is out of range 0 to 65535Invalid NFP option: %sInvalid size specifierLP_COUNT register cannot be used as destination registerLabel conflicts with `Rx'Label conflicts with register nameName well-known globalsNo relocation for small immediateNot a pc-relative address.Only $sp or $15 allowed for this opcodeOnly $tp or $13 allowed for this opcodeOperand is not a symbolOperand out of range. Must be between -32768 and 32767.Please report this bugPrint CP0 register and HWR names according to specified architecture.Print CP0 register names according to specified architecture. Default: based on binary being disassembled. Print FPR names according to specified ABI. Default: numeric. Print GPR and FPR names according to specified ABI. Print GPR names according to specified ABI. Default: based on binary being disassembled. Print HWR names according to specified architecture. Default: based on binary being disassembled. Print instruction description as commentPrint numeric register names, rather than ABI names.Print the CSR according to the chosen privilege spec.Print unknown instructions according to length from first two bitsRecognize DSP instructions.Recognize FPU QuarkSE-EM instructions.Recognize FPX DP instructions.Recognize FPX SP instructions.Recognize MSA instructions. Recognize NPS400 instructions.Recognize double assist FPU instructions.Recognize double precision FPU instructions.Recognize single precision FPU instructions.Recognize the Global INValidate (GINV) ASE instructions. Recognize the Loongson Content Address Memory (CAM) instructions. Recognize the Loongson EXTensions (EXT) instructions. Recognize the Loongson EXTensions R2 (EXT2) instructions. Recognize the Loongson MultiMedia extensions Instructions (MMI) ASE instructions. Recognize the eXtended Physical Address (XPA) ASE instructions. Recognize the virtualization ASE instructions. Register list is not validRegister must be between r0 and r7Register must be between r8 and r15Register number is not validSR/SelID is out of rangeSVE `movprfx' compatible instruction expectedSVE instruction expected after `movprfx'SelID is out of rangeSelect raw register namesSelect register names used by GCCSelect register names used in ARM's ISA documentationSelect register names used in the APCSSelect register names used in the ATPCSSelect special register names used in the ATPCSSmall operand was not an immediate numberSpecial purpose register number is out of rangeSyntax error: No trailing ')'The following WebAssembly-specific disassembler options are supported for use with the -M switch: The percent-operator's operand is not a symbolUIMM = 00000 is illegalUIMM values >15 are illegalUIMM values >7 are illegalUnknown error %d Use canonical instruction forms. Use only hexadecimal number to print immediates.VSR overlaps ACC operandValue is not aligned enoughValue of A operand must be 0 or 1W keyword invalid in FR operand slot.W register expectedWarning: disassembly unreliable - not enough bytes availableWarning: illegal as 2-op instrWarning: illegal as emulation instrWarning: reserved use of A/L and B/W bits detectedWarning: unrecognised CALLA addressing modeaccepted values are from -1 to 6address register in load rangeaddress writeback expectedassertion fail %s:%dattempt to set 'at' bits when using + or - modifierattempt to set y bit when using + or - modifierbad case %d (%s) in %s:%dbad instruction `%.50s'bad instruction `%.50s...'bit,base is out of rangebit,base out of range for symbolbranch operand unalignedbranch to odd offsetbranch value not in range and to odd offsetbranch value out of rangebyte index must be a multiple of 8byte relocation unsupportedcannot use odd number destination registercannot use odd number source registercde coprocessor not between 0-7: %scgen_parse_address returned a symbol. Literal required.coproc must have an argument: %scoprocN argument takes options "generic", "cde", or "CDE": %sdestination register differs from preceding instructiondisplacement value is not aligneddisplacement value is not in range and is not aligneddisplacement value is out of rangedsp:16 immediate is out of rangedsp:20 immediate is out of rangedsp:24 immediate is out of rangedsp:8 immediate is out of rangeexpected `%s' after previous `%s'expected a range of four offsetsexpected a range of two offsetsexpected a selection register in the range w12-w15expected a selection register in the range w8-w11expected a single offset rather than a rangeexpecting got relative address: got(symbol)expecting got relative address: gotoffhi16(symbol)expecting got relative address: gotofflo16(symbol)expecting gp relative address: gp(symbol)extend operator expectedextraneous registerfirst register of the range should be r13floating-point immediate expectedfloating-point value must be 0.0 or 1.0floating-point value must be 0.5 or 1.0floating-point value must be 0.5 or 2.0illegal L operand valueillegal MEP INDEX setting '%x' in ELF header e_flags fieldillegal PL operand valueillegal WC operand valueillegal bitmaskillegal id (%d)illegal immediate valueillegal use of parenthesesimm10 is out of rangeimm:6 immediate is out of rangeimmediate is out of range 0-7immediate is out of range 1-2immediate is out of range 1-8immediate is out of range 2-9immediate offsetimmediate out of rangeimmediate too big for element sizeimmediate valueimmediate value cannot be registerimmediate value is out of rangeimmediate value out of rangeimmediate zero expectedincompatible L operand valueindex register in load rangeindex register xzr is not allowedinstruction opens new dependency sequence without ending previous oneinsufficient data to decode instructioninternal disassembler errorinternal error: bad insn unitinternal error: bad major codeinternal error: bad sparc-opcode.h: "%s" == "%s" internal error: bad sparc-opcode.h: "%s", %#.8lx, %#.8lx internal error: bad vliw->next_slot valueinternal error: broken opcode descriptor for `%s %s'internal error: cris_cgen_cpu_open: no endianness specifiedinternal error: cris_cgen_cpu_open: unsupported argument `%d'internal error: cris_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: don't know how to handle parsing resultsinternal error: epiphany_cgen_cpu_open: no endianness specifiedinternal error: epiphany_cgen_cpu_open: unsupported argument `%d'internal error: epiphany_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: fr30_cgen_cpu_open: no endianness specifiedinternal error: fr30_cgen_cpu_open: unsupported argument `%d'internal error: fr30_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: frv_cgen_cpu_open: no endianness specifiedinternal error: frv_cgen_cpu_open: unsupported argument `%d'internal error: frv_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: immediate() called with invalid byte count %dinternal error: ip2k_cgen_cpu_open: no endianness specifiedinternal error: ip2k_cgen_cpu_open: unsupported argument `%d'internal error: ip2k_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: iq2000_cgen_cpu_open: no endianness specifiedinternal error: iq2000_cgen_cpu_open: unsupported argument `%d'internal error: iq2000_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: lm32_cgen_cpu_open: no endianness specifiedinternal error: lm32_cgen_cpu_open: unsupported argument `%d'internal error: lm32_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: m32c_cgen_cpu_open: no endianness specifiedinternal error: m32c_cgen_cpu_open: unsupported argument `%d'internal error: m32c_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: m32r_cgen_cpu_open: no endianness specifiedinternal error: m32r_cgen_cpu_open: unsupported argument `%d'internal error: m32r_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: mep_cgen_cpu_open: no endianness specifiedinternal error: mep_cgen_cpu_open: unsupported argument `%d'internal error: mep_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: mt_cgen_cpu_open: no endianness specifiedinternal error: mt_cgen_cpu_open: unsupported argument `%d'internal error: mt_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: or1k_cgen_cpu_open: no endianness specifiedinternal error: or1k_cgen_cpu_open: unsupported argument `%d'internal error: or1k_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: unknown hardware resourceinternal error: unknown operand, %sinternal error: unrecognized field %d while building insninternal error: unrecognized field %d while decoding insninternal error: unrecognized field %d while getting int operandinternal error: unrecognized field %d while getting vma operandinternal error: unrecognized field %d while parsinginternal error: unrecognized field %d while printing insninternal error: unrecognized field %d while setting int operandinternal error: unrecognized field %d while setting vma operandinternal error: xstormy16_cgen_cpu_open: no endianness specifiedinternal error: xstormy16_cgen_cpu_open: unsupported argument `%d'internal error: xstormy16_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal relocation type invalidinternal: non-debugged code (test-case missing): %s:%dinvalid %function() hereinvalid Ddd valueinvalid R operandinvalid TH valueinvalid address type for operandinvalid addressing modeinvalid arithmetic immediateinvalid bat numberinvalid conditional optioninvalid constantinvalid counter accessinvalid extend/shift operatorinvalid immediate, must be 1, 2, or 4invalid increment amountinvalid mask fieldinvalid mfcr maskinvalid offsetinvalid offset: must be in the range [-512, -8] and be a multiple of 8invalid operand. type may have values 0,1,2 only.invalid position, should be 0, 16, 32, 48 or 64.invalid position, should be 0, 8, 16, or 24invalid position, should be 16, 32, 64 or 128.invalid position, should be one of: 0,4,8,...124.invalid post-increment amountinvalid registerinvalid register for stack adjustmentinvalid register nameinvalid register number, should be blinkinvalid register number, should be fpinvalid register number, should be pclinvalid register offsetinvalid register operand when updatinginvalid replicated MOV immediateinvalid shift amountinvalid shift operatorinvalid size value must be on range 1-64.invalid size, should be 1, 2, 4, or 8invalid size, value must be invalid sprg numberinvalid tbr numberinvalid value for CMEM ld/st immediateinvalid value for immediatejump hint unalignedjunk at end of linelast register of the range doesn't fitmerging predicate expected due to preceding `movprfx'mis-matched privilege spec set by %s=%s, the elf privilege attribute is %smissing `)'missing `]'missing extend operatormissing mnemonic in syntax stringmissing registermultipliernegative immediate value not allowednegative or unaligned offset expectedno shift amount allowed for 8-bit constantsnot a valid r0l/r0h pairoffset(IP) is not a valid formoperand is not zerooperand out of range (%ld not between %ld and %ld)operand out of range (%ld not between %ld and %lu)operand out of range (%lu not between %lu and %lu)operand out of range (0x%lx not between 0 and 0x%lx)operand out of range (not between 1 and 255)out of memoryoutput register of preceding `movprfx' expected as outputoutput register of preceding `movprfx' not used in current instructionoutput register of preceding `movprfx' used as inputparse_addr16: invalid opindex.percent-operator operand is not a symbolposition value is out of rangepredicate register differs from that in preceding `movprfx'predicated instruction expected after `movprfx'previous `movprfx' sequence not closedreading from a write-only registerreg pair must be contiguousreg pair must start from even regregister R30 is a limm indicatorregister element indexregister must be BLINKregister must be GPregister must be ILINK1register must be ILINK2register must be PCLregister must be R0register must be R1register must be R2register must be R3register must be SPregister must be either r0-r3 or r12-r15register name used as immediate valueregister numberregister number must be evenregister out of rangeregister size not compatible with previous `movprfx'register source in immediate moveregister unavailable for short instructionsrelocation invalid for storerotate expected to be 0, 90, 180 or 270rotate expected to be 90 or 270second reg in pair should be xzr if first is xzrshift amountshift amount must be 0 or 12shift amount must be 0 or 16shift amount must be 0 or 8shift amount must be a multiple of 16shift is not permittedshift operator expectedsize register differs from preceding instructionsource and target register operands must be differentsource register differs from preceding instructionspecified register cannot be read fromspecified register cannot be written tostack pointer register expectedstart register out of rangestarting offset is not a multiple of 2starting offset is not a multiple of 4syntax error (expected char `%c', found `%c')syntax error (expected char `%c', found end of instruction)the register-index form of PRFM does not accept opcodes in the range 24-31the three register operands must be distinct from one anotherthis `%s' should have an immediately preceding `%s'undefinedunexpected address writebackunknownunknown 0x%02lxunknown 0x%04lxunknown BPF CPU version %u unknown S/390 disassembler option: %sunknown constraint `%c'unknown operand shift: %xunknown privileged spec set by %s=%sunknown reg: %dunrecognised disassembler CPU option: %sunrecognised disassembler option: %sunrecognised register name set: %sunrecognized disassembler option with '=': %sunrecognized disassembler option: %sunrecognized form of instructionunrecognized instructionvalue must be a multiple of 16value must be in the range 0 to 240value must be in the range 0 to 28value must be in the range 0 to 31value must be in the range 1 to value must be power of 2value out of range 1 - 256vector5 is out of rangevector8 is out of rangewarning: ignoring unknown -M%s optionwidth value is out of rangewriting to a read-only registerProject-Id-Version: opcodes 2.41.90 Report-Msgid-Bugs-To: https://sourceware.org/bugzilla/ PO-Revision-Date: 2024-01-16 18:48+0100 Last-Translator: Remus-Gabriel Chelu Language-Team: Romanian Language: ro MIME-Version: 1.0 Content-Type: text/plain; charset=UTF-8 Content-Transfer-Encoding: 8bit Plural-Forms: nplurals=3; plural=(n==1 ? 0 : (n==0 || (n%100 > 0 && n%100 < 20)) ? 1 : 2); X-Bugs: Report translation errors to the Language-Team address. X-Generator: Poedit 3.2.2 no-aliases Folosește formulare de instrucțiuni canonice. numeric Afișează nume de registre numerice, mai degrabă decât nume ABI. Pentru opțiunile de mai sus, următoarele valori sunt acceptate pentru „%s”: aliases Afișează alias de instrucțiuni. compact-assembly Nu emite o nouă linie între pachetele de instrucțiuni. debug_dump Comutare temporară pentru urmărirea depanării. no-aliases Nu afișează alias de instrucțiuni. no-compact-assembly Emite o nouă linie între pachetele de instrucțiuni. no-notes Nu afișează note de instrucțiuni. no-pc Nu afișează prefixul contorului de program. ctx4 Forțează dezasamblarea folosind modul 4-context. ctx8 Forțează modul 8-context, are prioritate. notes Afișează note de instrucțiuni. pretty Afișează cuvintele pe 32 de biți în ordinea naturală care corespunde instrucțiunii reordonate. Următoarele opțiuni de dezasamblare specifice AARCH64 sunt acceptate pentru utilizare opțiunea „-M” (opțiunile multiple trebuie separate prin virgulă): Următoarele opțiuni de dezasamblare specifice ARC sunt acceptate pentru utilizare cu opțiunea -M (opțiunile multiple trebuie să fie separate prin virgule): Următoarele opțiuni de dezasamblare specifice ARM sunt acceptate pentru utilizarea cu opțiunea -M: Următoarele opțiuni de dezasamblare specifice BPF sunt acceptate pentru utilizare cu opțiunea „-M” (opțiunile multiple trebuie să fie separate prin virgule): Următoarele opțiuni de dezasamblare specifice KVX sunt acceptate pentru utilizare cu opțiunea „-M” (opțiunile multiple trebuie să fie separate prin virgule): Următoarele opțiuni de dezasamblare specifice LoongArch sunt acceptate pentru utilizare cu opțiunea -M (opțiunile multiple trebuie să fie separate prin virgule): Următoarele opțiuni de dezasamblare specifice MIPS sunt acceptate pentru utilizare cu opțiunea -M (opțiunile multiple trebuie să fie separate prin virgule): Următoarele opțiuni de dezasamblare specifice NFP sunt acceptate pentru utilizare cu opțiunea -M (opțiunile multiple trebuie să fie separate prin virgule): Următoarele opțiuni de dezasamblare specifice PPC sunt acceptate pentru utilizarea cu opțiunea -M: Următoarele opțiuni de dezasamblare specifice RISC-V sunt acceptate pentru utilizare cu opțiunea -M (opțiunile multiple trebuie să fie separate prin virgule): Următoarele opțiuni de dezasamblare specifice S/390 sunt acceptate pentru utilizare cu opțiunea -M (opțiunile multiple trebuie să fie separate prin virgule): Următoarele opțiuni de dezasamblare specifice i386/x86-64 sunt acceptate pentru utilizare cu opțiunea -M (opțiunile multiple trebuie să fie separate prin virgule): Avertisment: dezasamblarea poate fi greșită din cauza alegerii clasei de cod operațional ghicite. Utilizați -M pentru a selecta clasa (clasele) de cod operațional corectă(e). Avertisment: utilizare ilegală a perechii de registre duble. pseudoc Utilizează sintaxa pseudo-c. v1,v2,v3,v4,xbpf Versiunea ISA BPF care trebuie utilizată. hex,oct,dec Baza numerică de ieșire pentru valorile directe(imediate). addr16 Presupune că dimensiunea adresei este de 16 de biți\n addr32 Presupune că dimensiunea adresei este de 32 de biți\n addr64 Presupune că dimensiunea adresei este de 64 de biți amd64 Afișează instrucțiunile în ISA AMD64 att Afișează instrucțiunile în sintaxa AT&T att-mnemonic (numai pentru sintaxa AT&T) Afișează instrucțiunile cu mnemotehnica AT&T data16 Presupune că dimensiunea datelor este de 16 de biți data32 Presupune că dimensiunea datelor este de 32 de biți\n i386 Dezasamblează în modul pe 32 de biți i8086 Dezasamblează în modul pe 16 de biți intel Afișează instrucțiunile în sintaxa Intel intel-mnemonic (numai pentru sintaxa AT&T) Afișează instrucțiunile cu mnemotehnica Intel intel64 Afișează instrucțiunile în ISA Intel64 suffix Afișează întotdeauna sufixul instrucțiunilor în sintaxa AT&T x86-64 Dezasamblează în modul pe 64 de biți # eroare internă, modificator nedefinit (%c)# eroare internă, operand nedefinit în „%s %s”# eroare internă, etichetă necunoscută în șablonul codului operațional (%s)$%dsp16() ia o adresă simbolică, nu un număr%dsp8() ia o adresă simbolică, nu un număroperatorul „LSL” nu este permisoperatorul „ROR” nu este permis(DP) poziționare în afara intervalului.(SP) poziționare în afara intervalului.(necunoscut)*ilegal**tip necunoscut de operanzi: %d**necunoscută*, , .deplasare del 21 biți în afara intervaluluiadresa pe 64 de biți este dezactivată [[]<țintă cmd nevalidă %d:%d:%d>[]:ABANDONARE: operand necunoscutA apărut o eroare la generarea operațiunilor de instrucțiuni extinseSe presupune că toate instrucțiunile sunt instrucțiuni ThumbSe încearcă găsirea indicelui de biți 0Valoarea BO nu implică nicio indicație de ramificare, când se utilizează modificatorul + sau -Expresie directă(immediate) greșităRegistru greșit în postincrementareRegistru greșit în preincrementareNume de registru greșitMARE problemă în parse_imm16!Numărul de biți pentru indexarea registrului general este în afara intervalului 0-15Se necesită adresa de octet. - trebuie să fie pară.Dezasamblează numele de „registru”Dezasamblează în modul arhitectură ESADezasamblează în modul z/ArchitectureDezasamblează numai în instrucțiuni canonice.Nu se înțelege 0x%x Activează extensiile CDE pentru spațiul N al coprocesoruluiForțează arhitectura desemnată în timpul decodării.Eroare la procesarea secțiunii %u Eroare: citirea din memorie a eșuatExaminează eticheta anterioară pentru a determina tipul unei instrucțiuiFișierul are o secțiune ME-Config nevalidă.Fișierul nu are o secțiune ME-Config.GPR impar este ilegalHmmmm 0x%xValoare directă(immediate) în afara intervalului (de la -128 la 127)Valoare directă(immediate) în afara intervalului (de la -32768 la 32767)Valoare directă(immediate) în afara intervalului (de la -512 la 511)Valoarea directă(immediate) este în afara intervalului (de la -7 la 8)Valoarea directă(immediate) este în afara intervalului (de la -8 la 7)Valoare directă(immediate) în afara intervalului (de la 0 la 65535)Opțiune NFP nevalidă: %sSpecificator de mărime nevalidregistrul LP_COUNT nu poate fi utilizat ca registru de destinațieEticheta se află în conflict cu „Rx”Eticheta se află în conflict cu numele de registruNume globale binecunoscuteNicio repoziționare pentru o valoare directă(immediate) redusăNu este o adresă relativă la calculator.Numai $sp sau $15 sunt permise pentru acest cod operaționalNumai $tp sau $13 sunt permise pentru acest cod operaționalOperandul nu este un simbolOperand în afara intervalului. Trebuie să fie între -32768 și 32767.Raportați această eroareAfișează registrul CP0 și numele HWR conform arhitecturii specificate.Afișează numele registrului CP0 conform arhitecturii specificate. Implicit: bazat pe binarul care este dezasamblat. Afișează numele FPR conform ABI specificat. Implicit: numeric. Afișează numele GPR și FPR conform ABI specificat. Afișează numele GPR conform ABI specificat. Implicit: bazat pe binarul care este dezasamblat. Afișează numele HWR conform arhitecturii specificate. Implicit: bazat pe binarul care este dezasamblat. Afișează descrierea instrucțiunii sub forma de comentariuAfișează nume de registru numeric, mai degrabă decât nume ABI.Afișează CSR conform specificației de privilegiu alese.Afișează instrucțiuni necunoscute în funcție de lungimea primilor doi bițiRecunoaște instrucțiunile DSP.Recunoaște instrucțiunile FPU QuarkSE-EM.Recunoaște instrucțiunile FPX DP.Recunoaște instrucțiunile FPX SP.Recunoaște instrucțiunile MSA. Recunoaște instrucțiunile NPS400.Recunoaște instrucțiunile pentru FPU auxiliar de dublă precizie.Recunoaște instrucțiunile FPU de dublă precizie.Recunoaște instrucțiunile FPU de simplă precizie.Recunoaște instrucțiunile ASE Global INValidate (GINV). Recunoaște instrucțiunile Loongson Content Address Memory (CAM). Recunoaște instrucțiunile Loongson EXTensions (EXT). Recunoaște instrucțiunile Loongson EXTensions R2 (EXT2). Recunoaște instrucțiunile ASE Loongson MultiMedia Extensions Instructions (MMI). Recunoaște instrucțiunile ASE de adresă fizică extinsă (XPA). Recunoaște instrucțiunile ASE de virtualizare. Lista de registre nu este validăRegistrul trebuie să fie între r0 și r7Registrul trebuie să fie între r8 și r15Numărul de registru nu este validSR/SelID este în afara intervaluluise aștepta o instrucțiune SVE compatibilă cu „movprfx”instrucțiune SVE este așteptată după „movprfx”SelID este în afara intervaluluiSelectează numele de registru bruteSelectează numele de registru utilizate de GCCSelectează numele de registru utilizate în documentația ISA ARMSelectează numele de registru utilizate în APCSSelectează numele de registru utilizate în ATPCSSelectează numele de registru speciale utilizate în ATPCSOperandul redus nu a fost un număr direct(immediate)Numărul de registru cu scop special este în afara intervaluluiEroare de sintaxă: fără „)” la finalUrmătoarele opțiuni de dezasamblare specifice WebAssembly sunt acceptate pentru utilizarea cu opțiunea -M: Operandul operatorului procentual nu este un simbolUIMM = 00000 este ilegalvalorile UIMM >15 sunt ilegalevalorile UIMM >7 sunt ilegaleEroare necunoscută %d Folosește formulare de instrucțiuni canonice. Utilizează numai numere hexazecimale pentru a afișa valorile directe(immediate).VSR se suprapune pe operandul ACCValoarea nu este aliniată suficientValoarea operandului A trebuie să fie 0 sau 1Cuvânt cheie W invalid în slotul operand FR.se aștepta un registru WAvertisment: dezasamblarea nu este fiabilă - nu sunt suficienți octeți disponibiliAvertisment: ilegală ca instrucțiune de 2 operanziAvertisment: ilegală ca instrucțiune de emulareAvertisment: a fost detectată utilizarea rezervată a biților A/L și B/WAvertisment: mod de adresare CALLA nerecunoscutvalorile acceptate sunt de la -1 la 6registru de adrese în intervalul de încărcarese aștapta rescrierea adreseiaserțiune eșuată %s:%dse încearcă inițializarea biților „at” când se utilizează modificatorul + sau -se încearcă inițializarea bitului y când se utilizează modificatorul + sau -caz greșit %d (%s) în %s:%dinstrucțiune greșită „%.50s”instrucțiune greșită „%.50s...”bit,base este în afara intervaluluibit,base este în afara intervalului pentru simboluloperand de ramificare nealiniatramură(branch) la poziție imparăvaloare ramură(branch) în afara intervalului și la poziție imparăvaloare ramură(branch) în afara intervaluluiindexul de octeți trebuie să fie un multiplu de 8repoziționarea octeților nu este acceptatănu se poate utiliza registrul de destinație cu număr imparnu se poate utiliza registrul sursă cu număr imparcoprocesor cde nu este între 0-7: %scgen_parse_address a returnat un simbol. Se necesită literal.«coproc» trebuie să aibă un argument: %sargumentul „coprocN” acceptă numai valorile „generic”, „cde” sau „CDE”: %sregistrul de destinație este diferit față de instrucțiunea precedentăvaloarea deplasării nu este aliniatăvaloarea deplasării în afara intervalului și nealiniatăvaloarea deplasării în afara intervaluluivaloarea directă(immediate) dsp:16 în afara intervaluluivaloarea directă(immediate) dsp:20 în afara intervaluluivaloarea directă(immediate) dsp:24 în afara intervaluluivaloarea directă(immediate) dsp:8 în afara intervaluluiașteptat „%s” după „%s” anteriorse așteaptă un interval de patru pozițiise așteaptă un interval de două pozițiise aștepta un registru de selecție în intervalul w12-w15se aștepta un registru de selecție în intervalul w8-w11se aștepta o singură poziție, și nu un intervalse aștepta adresa relativă a got: got(simbol)se aștepta adresa relativă a got: gotoffhi16(simbol)se aștepta adresa relativă a got: gotofflo16(simbol)se aștepta adresa relativă a gp: gp(simbol)se aștepta operatorul de extindereregistru externprimul registru al intervalului ar trebui să fie r13se aștepta valoare directă(immediate) în virgulă mobilăvaloarea în virgulă mobilă trebuie să fie 0,0 sau 1,0valoarea în virgulă mobilă trebuie să fie 0,5 sau 1,0valoarea în virgulă mobilă trebuie să fie 0,5 sau 2,0valoare a operandului L ilegalăparametru ilegal MEP INDEX „%x” în câmpul e_flags din antetul ELFvaloare a operandului PL ilegalăvaloare a operandului WC ilegalămască de biți ilegalăid ilegal (%d)valoare directă(immediate) ilegalăfolosire ilegală de parantezeimm10 este în afara intervaluluivaloarea directă(immediate) imm:6 în afara intervaluluivaloarea directă(immediate) este în afara intervalului 0-7valoarea directă(immediate) este în afara intervalului 1-2valoarea directă(immediate) este în afara intervalului 1-8valoarea directă(immediate) este în afara intervalului 2-9poziția directăvaloare directă(immediate) în afara intervaluluivaloare directă(immediate) prea mare pentru dimensiunea elementuluivaloare directăvaloarea directă(immediate) nu poate fi un registruvaloare directă(immediate) în afara intervaluluivaloare directă(immediate) în afara intervaluluise aștepta valoare directă(immediate) egală cu zerovaloare incompatibilă a operandului Lregistru index în intervalul de încărcareregistrul de index xzr nu este permisinstrucțiunea deschide o nouă secvență de dependență fără a o termina pe cea anterioarădate insuficiente pentru a decoda instrucțiunileeroare internă de dezasambloreroare internă: unitate de instrucțiuni greșităeroare internă: cod major greșiteroare internă: sparc-opcode.h greșit: „%s” == „%s” eroare internă: sparc-opcode.h greșit: „%s”, %#.8lx, %#.8lx eroare internă: valoare vliw->next_slot greșităeroare internă: descriptor deteriorat al codului operațional pentru „%s %s”eroare internă: cris_cgen_cpu_open: endianness nedefiniteroare internă: cris_cgen_cpu_open: argument neacceptat „%d”eroare internă: cris_cgen_rebuild_tables: valori insn-chunk-bitsize conflictuale: „%d” și „%d”eroare internă: nu se știe cum să se gestioneze rezultatele analizăriieroare internă: epiphany_cgen_cpu_open: endianness nedefiniteroare internă: epiphany_cgen_cpu_open: argument neacceptat „%d”eroare internă: epiphany_cgen_rebuild_tables: valori insn-chunk-bitsize conflictuale: „%d” și „%d”eroare internă: fr30_cgen_cpu_open: endianness nedefiniteroare internă: fr30_cgen_cpu_open: argument neacceptat „%d”eroare internă: fr30_cgen_rebuild_tables: valori insn-chunk-bitsize conflictuale: „%d” și „%d”eroare internă: frv_cgen_cpu_open: endianness nedefiniteroare internă: frv_cgen_cpu_open: argument neacceptat „%d”eroare internă: frv_cgen_rebuild_tables: valori insn-chunk-bitsize conflictuale: „%d” și „%d”eroare internă: funcția immediate() apelată cu un număr de octeți nevalid %deroare internă: ip2k_cgen_cpu_open: endianness nedefiniteroare internă: ip2k_cgen_cpu_open: argument neacceptat „%d”eroare internă: ip2k_cgen_rebuild_tables: valori insn-chunk-bitsize conflictuale: „%d” și „%d”eroare internă: iq2000_cgen_cpu_open: endianness nedefiniteroare internă: iq2000_cgen_cpu_open: argument neacceptat „%d”eroare internă: iq2000_cgen_rebuild_tables: valori insn-chunk-bitsize conflictuale: „%d” și „%d”eroare internă: lm32_cgen_cpu_open: endianness nedefiniteroare internă: lm32_cgen_cpu_open: argument neacceptat „%d”eroare internă: lm32_cgen_rebuild_tables: valori insn-chunk-bitsize conflictuale: „%d” și „%d”eroare internă: m32c_cgen_cpu_open: endianness nedefiniteroare internă: m32c_cgen_cpu_open: argument neacceptat „%d”eroare internă: m32c_cgen_rebuild_tables: valori insn-chunk-bitsize conflictuale: „%d” și „%d”eroare internă: m32r_cgen_cpu_open: endianness nedefiniteroare internă: m32r_cgen_cpu_open: argument neacceptat „%d”eroare internă: m32r_cgen_rebuild_tables: valori insn-chunk-bitsize conflictuale: „%d” și „%d”eroare internă: mep_cgen_cpu_open: endianness nedefiniteroare internă: mep_cgen_cpu_open: argument neacceptat „%d”eroare internă: mep_cgen_rebuild_tables: valori insn-chunk-bitsize conflictuale: „%d” și „%d”eroare internă: mt_cgen_cpu_open: endianness nedefiniteroare internă: mt_cgen_cpu_open: argument neacceptat „%d”eroare internă: mt_cgen_rebuild_tables: valori insn-chunk-bitsize conflictuale: „%d” și „%d”eroare internă: or1k_cgen_cpu_open: endianness nedefiniteroare internă: or1k_cgen_cpu_open: argument neacceptat „%d”eroare internă: or1k_cgen_rebuild_tables: valori insn-chunk-bitsize conflictuale: „%d” și „%d”eroare internă: resursă hardware necunoscutăeroare internă: operand necunoscut, %seroare internă: câmp nerecunoscut %d în timpul construirii instrucțiuniieroare internă: câmp nerecunoscut %d în timpul decodării instrucțiuniieroare internă: câmp nerecunoscut %d în timp ce se obține operandul int(număr întreg)eroare internă: câmp nerecunoscut %d în timp ce se obține operandul vmaeroare internă: câmp necunoscut %d în timpul analizăriieroare internă: câmpnerecunoscut %d la scrierea instrucțiuniieroare internă: câmp nerecunoscut %d în timpul definirii operandului int(număr întreg)eroare internă: câmp nerecunoscut %d în timpul definirii operandului vmaeroare internă: xstormy16_cgen_cpu_open: endianness nedefiniteroare internă: xstormy16_cgen_cpu_open: argument neacceptat „%d”eroare internă: xstormy16_cgen_rebuild_tables: valori insn-chunk-bitsize conflictuale: „%d” și „%d”tip de repoziționare internă nevalidintern: cod nedepanat (cazul de testare «test-case» lipsește): %s:%d%function() nu este validă aicivaloare Ddd nevalidăoperand R nevalidvaloare TH nevalidătip de adresă nevalid pentru operandmod de adresare nevalidvaloare directă(immediate) aritmetică nevalidănumăr bat nevalidopțiune condițională nevalidăconstantă nevalidăacces la contor nevalidoperator de extindere/schimbare nevalidvaloare directă(immediate) nevalidă, trebuie să fie 1, 2 sau 4valoare de incrementare nevalidăcâmp de mască nevalidmască mfcr nevalidăpoziție nevalidăpoziție nevalidă: trebuie să fie în intervalul [-512, -8] și să fie un multiplu de 8operand nevalid; tipul poate avea doar valorile 0, 1, 2.poziție nevalidă, ar trebui să fie 0, 16, 32, 48 sau 64.poziție nevalidă, ar trebui să fie 0, 8, 16 sau 24poziție nevalidă, ar trebui să fie 16, 32, 64 sau 128.poziție nevalidă, ar trebui să fie una dintre: 0,4,8,...124.valoare post-increment nevalidăregistru nevalidregistru nevalid pentru ajustarea stiveinume de registru nevalidnumăr de registru nevalid, ar trebui să fie blinknumăr de registru nevalid, ar trebui să fie fpnumăr de registru nevalid, ar trebui să fie pclpoziție de registru nevalidăoperand registru nevalid la actualizarevaloare directă(immediate) replicată MOV nevalidăvaloare de schimbare incorectăoperator de schimbare nevalidvaloarea mărimii nu este validă; trebuie să fie în intervalul 1-64.mărime nevalidă, ar trebui să fie 1, 2, 4 sau 8mărime invalidă, valoarea trebuie să fie număr sprg nevalidnumăr tbr nevalidvaloare nevalidă pentru prima/ultima valoare directă(immediate) CMEMvaloare nevalidă pentru valoarea directă(immediate)sugestie de salt nealiniatăgunoi la sfârșit de linieultimul registru al intervalului nu se potriveștese aștepta instrucțiunea de fuzionare prezisă de către instrucțiunea anterioară „movprfx”specificație de privilegiu nepotrivită stabilită de %s=%s, atributul de privilegiu elf este %s„)” lipsește„]” lipseștelipsește operatorul de extinderemnemonică lipsă în sintaxălipsește registrulmultiplicatorvaloarea directă(immediate) negativă nu este permisăse aștepta o poziție negativă sau nealiniatănu este permisă nicio valoare de schimbare pentru constantele de 8 biținu este o pereche validă r0l/r0hpoziția(IP) nu este într-o formă validăoperandul nu este zerooperand în afara intervalului (%ld nu este între %ld și %ld)operand în afara intervalului (%ld nu este între %ld și %lu)operand în afara intervalului (%lu nu este între %lu și %lu)operand în afara intervalului (0x%lx nu este între 0 și 0x%lx)operand în afara limitelor (nu este între 1 și 255)fără memorieregistrul de ieșire al instrucțiunii „movprfx” precedente era așteptat ca ieștreregistrul de ieșire al instrucțiunii „movprfx” precedente nu este utilizat în instrucțiunea curentăregistrul de ieșire al instrucțiunii „movprfx” precedente utilizat ca intrareparse_addr16: index de operator „opindex” nevalid.operandul de operator procent nu este un simbolvaloarea poziției este în afara intervaluluiregistrul prezis este diferit față de cel din instrucțiunea anterioară „movprfx”se aștepta instrucțiunea prezisă după „movprfx”secvența anterioară „movprfx” nu este închisăse încearcă citirea dintr-un registru numai pentru scriereperechea de registre trebuie să fie contiguăperechea de registre trebuie să înceapă cu același registruregistrul R30 este un indicator limmindicele elementului de registruregistrul trebuie să fie BLINKregistrul trebuie să fie GPregistrul trebuie să fie ILINK1registrul trebuie să fie ILINK2registrul trebuie să fie PCLregistrul trebuie să fie R0registrul trebuie să fie R1registrul trebuie să fie R2registrul trebuie să fie R3registrul trebuie să fie SPregistrul trebuie să fie r0-r3 sau r12-r15nume de registru folosit ca valoare directă(immediate)numărul de registrunumărul registrului trebuie să fie parregistru în afara intervaluluidimensiunea registrului nu este compatibilă cu instrucțiunea „movprfx” anterioarăregistrul sursă mutat la valoarea directă(immediate)registrul nu este disponibil pentru instrucțiuni scurterepoziționare nevalidă pentru stocarerotația se așteaptă să fie 0, 90, 180 sau 270rotația se așteaptă să fie 90 sau 270al doilea registru din pereche ar trebui să fie xzr dacă primul este xzrlungimea decalajuluivaloarea schimbării trebuie să fie 0 sau 12valoarea schimbării trebuie să fie 0 sau 16valoarea schimbării trebuie să fie 0 sau 8valoarea schimbării trebuie să fie un multiplu de 16schimbul nu este permisse aștepta operatorul de schimbaredimensiunea registrului este diferită față de instrucțiunea precedentăoperanzii registrelor sursă și destinație trebuie să fie diferițiregistrul sursă este diferit față de instrucțiunea precedentănu se poate citi din registrul specificatnu se poate scrie în registrul specificatse așteaptă un registru de indicatori de stivăînceputul registrului în afara intervaluluidecalajul de pornire nu este un multiplu de 2decalajul de pornire nu este un multiplu de 4eroare de sintaxă ( se aștepta „%c”, s-a găsit „%c”)eroare de sintaxă (se aștepta char „%c”, s-a găsit sfârșit de instrucțiune)formularul registru-index al PRFM nu acceptă coduri operaționale în intervalul 24-31cei trei operanzi de registru trebuie sa fie distincți unul de altulacest „%s” ar trebui să aibă un „%s” imediat anteriornedefinit(ă)rescriere neașteptată a adreseinecunoscutănecunoscut 0x%02lxnecunoscut 0x%04lxversiune necunoscută a CPU BPF %u opțiune de dezasamblare S/390 necunoscută: %srestricționare necunoscută „%c”schimbare de operand necunoscută: %xspecificație de privilegiu necunoscută stabilită de %s=%sregistru necunoscut: %dopțiune de dezasamblare pentru procesor necunoscută: %sopțiune de dezasamblare nerecunoscută: %sset de nume de registru nerecunoscut: %sopțiune de dezasamblare nerecunoscută cu „=”: %sopțiune de dezasamblare nerecunoscută: %sformă de instrucțiune nerecunoscutăinstrucțiune nerecunoscutăvaloarea trebuie să fie multiplu de 16valoarea trebuie să fie în intervalul 0 - 240valoarea trebuie să fie în intervalul 0 la 28valoarea trebuie să fie în intervalul 0 - 31valoarea trebuie să fie în intervalul 1 - valoarea trebuie să fie putere de 2valoare în afara intervalului 1 - 256vector5 este în afara intervaluluivector8 este în afara intervaluluiavertisment: se ignoră opțiunea necunoscută -M%svaloarea lățimii este în afara intervaluluise încearcă scrierea într-un registru numai pentru citirePRIx64Address 0x% is out of bounds. Adresa 0x% este în afara limitelor.