0004(<(@(l(m(o(4t(H(J(4=)Pr)3)7)I/*3y**0G+ex++o,[,Y--s../[0u011)2/22(3(3(3/41F4Xx4%4%4(5(F52o5[515?06(p6)6.656 (7/57.e77777 7 88 .888S8Z8u8888888(9,9D9V9o999999::3:M:d:s::::G: ;7;;V;;;;;;=<&U<|<$<"<-<=-'=3U===3=#=><> O>%Z>)>%>!>!>$?9?P?8g??"??!?@'2@'Z@@7@@W@}AAPA4BkEBtB(&C4OC5CBCC&D@D_D~DD)D,D,E9>ECxE7E;ER0FRF/FG"!G#DGhGG-G(GG H!%H5GH&}H'H/H)H/&IVIbtI.IJJ:JUJ!gJ0JJJ!J%K7K<KKK#K2K+K *LKLjLL3L/LLM0MKM dMMM+MM"MN*8N%cN#N7N N=O7DO!|O5O"O O P 9PZP!zP PP2P1Q,BQ+oQ2Q2Q)R+RDR)XR!R'R'R'RS:4SoSSSSSSS T*THTfTTTT"TT"T U@U]UuUU!UEU'V?V[VyV1V9V)W4.W;cW=W^W8s2ts&s'sst&2t&Yt-t;tJt=5u3su uuuuuu%v8vPv$jvv(v$v"v-w$>w cwww#w"w"x &xGx`x{xx%xxx y%{'{:,{Fg{T{/|L3|=|5|L|5A}w}/~tL~~jq&ˁvqƒ4܄0@߆ ,Ƈ,, 4M6^++D.p.7Ήa6hC./7B5z?>#>#b..  & E/O؍ /+[{%$Ҏ*'RpÏ5OWl/Đ-["~('‘3c4* Ò(' .5d44)-ED*%۔ ?CA?;ŕ;>=|B+5#U)y"7Ɨ76;SVM4Z͙>(g*2;Jg }М4)5)_FAН59HQ_Ԟ+4`+|,$՟2.-&\-+Ϡ=+9,e-$A('xP1ɢ4R'i1 ã+0<A~I+ܤ1=:-x(*ϥ"L=J%զ12=d1 ԧP2F(y")Ũ*.KI%\?'XM6Ϊ99?9y8&!!53W2.,33N*ƭ-ܭ .).X.!Kخ"$"Gj~!-ʯ8:1:l::/-+] ),/1)O#yO*4R1q9)ݳ4;<=x^8?NAbе;3=o^: <G]=; =\^=?7`w;ع=^R;=^+;=ƻ^:c<]ۼ99;s\; =H^)#939m??3'9[??@BVc!<\{" 3Nc%-",S?75/311e'(,1@*r.,.9J,/ .0O)LN^n" "/12d&NN N\Q53LEVH(2$[/J*)&1P'/#-C]w.6+b#q*>#F#)j&@ !)!K m-CG:@683/R**9<RO4? &# JTfx( $)0&I"p","$0)U((@ !3/U/2-8:pGlKBa>.pe9"#%*</_'wxC+mP<6uB\I-(sW"4xJ~ge $?tH]/*T}Nmt.sM |Q CN|SYf)^O%c@l7-d#fjzK)Ag55$64A E\IWM390i81QLYvS!Z, (zLV0&]U[k bV?njo_u{D[GRhhbXq 2o}=7d qO=c H>y X8F+Rw~v`F;i:rr'J;3^E,Z&k2!U1yPDnT@{`a OD(X(V u ) no-aliases Use canonical instruction forms. numeric Print numeric register names, rather than ABI names. For the options above, the following values are supported for "%s": aliases Do print instruction aliases. compact-assembly Do not emit a new line between bundles of instructions. debug_dump Temp switch for debug trace. no-aliases Don't print instruction aliases. no-compact-assembly Emit a new line between bundles of instructions. no-notes Don't print instruction notes. no-pc Don't print program counter prefix. ctx4 Force disassembly using 4-context mode. ctx8 Force 8-context mode, takes precedence. notes Do print instruction notes. pretty Print 32-bit words in natural order corresponding to re-ordered instruction. The following AARCH64 specific disassembler options are supported for use with the -M switch (multiple options should be separated by commas): The following ARC specific disassembler options are supported for use with the -M switch (multiple options should be separated by commas): The following ARM specific disassembler options are supported for use with the -M switch: The following BPF specific disassembler options are supported for use with the -M switch (multiple options should be separated by commas): The following KVX specific disassembler options are supported for use with the -M switch (multiple options should be separated by commas): The following LoongArch disassembler options are supported for use with the -M switch (multiple options should be separated by commas): The following MIPS specific disassembler options are supported for use with the -M switch (multiple options should be separated by commas): The following NFP specific disassembler options are supported for use with the -M switch (multiple options should be separated by commas): The following PPC specific disassembler options are supported for use with the -M switch: The following RISC-V specific disassembler options are supported for use with the -M switch (multiple options should be separated by commas): The following S/390 specific disassembler options are supported for use with the -M switch (multiple options should be separated by commas): The following i386/x86-64 specific disassembler options are supported for use with the -M switch (multiple options should be separated by commas): Warning: disassembly may be wrong due to guessed opcode class choice. Use -M to select the correct opcode class(es). Warning: illegal use of double register pair. pseudoc Use pseudo-c syntax. v1,v2,v3,v4,xbpf Version of the BPF ISA to use. hex,oct,dec Output numerical base for immediates. addr16 Assume 16bit address size addr32 Assume 32bit address size addr64 Assume 64bit address size amd64 Display instruction in AMD64 ISA att Display instruction in AT&T syntax att-mnemonic (AT&T syntax only) Display instruction with AT&T mnemonic data16 Assume 16bit data size data32 Assume 32bit data size i386 Disassemble in 32bit mode i8086 Disassemble in 16bit mode intel Display instruction in Intel syntax intel-mnemonic (AT&T syntax only) Display instruction with Intel mnemonic intel64 Display instruction in Intel64 ISA suffix Always display instruction suffix in AT&T syntax x86-64 Disassemble in 64bit mode # internal error, undefined modifier (%c)# internal error, undefined operand in `%s %s'# internal error, unknown tag in opcode template (%s)$%dsp16() takes a symbolic address, not a number%dsp8() takes a symbolic address, not a number'LSL' operator not allowed'ROR' operator not allowed(DP) offset out of range.(SP) offset out of range.(unknown)*illegal**unknown operands type: %d**unknown*, , .21-bit offset out of range64-bit address is disabled [[][]:ABORT: unknown operandAn error occurred while generating the extension instruction operationsAssume all insns are Thumb insnsAttempt to find bit index of 0BO value implies no branch hint, when using + or - modifierBad immediate expressionBad register in postincrementBad register in preincrementBad register nameBiiiig Trouble in parse_imm16!Bit number for indexing general register is out of range 0-15Byte address required. - must be even.Disassemble "register" namesDisassemble in ESA architecture modeDisassemble in z/Architecture modeDisassemble only into canonical instructions.Don't understand 0x%x Enable CDE extensions for coprocessor N spaceEnforce the designated architecture while decoding.Error processing section %u Error: read from memory failedExamine preceding label to determine an insn's typeFile has invalid ME-Config section.File has no ME-Config section.GPR odd is illegalHmmmm 0x%xImmediate is out of range -128 to 127Immediate is out of range -32768 to 32767Immediate is out of range -512 to 511Immediate is out of range -7 to 8Immediate is out of range -8 to 7Immediate is out of range 0 to 65535Invalid NFP option: %sInvalid size specifierLP_COUNT register cannot be used as destination registerLabel conflicts with `Rx'Label conflicts with register nameName well-known globalsNo relocation for small immediateNot a pc-relative address.Only $sp or $15 allowed for this opcodeOnly $tp or $13 allowed for this opcodeOperand is not a symbolOperand out of range. Must be between -32768 and 32767.Please report this bugPrint CP0 register and HWR names according to specified architecture.Print CP0 register names according to specified architecture. Default: based on binary being disassembled. Print FPR names according to specified ABI. Default: numeric. Print GPR and FPR names according to specified ABI. Print GPR names according to specified ABI. Default: based on binary being disassembled. Print HWR names according to specified architecture. Default: based on binary being disassembled. Print instruction description as commentPrint numeric register names, rather than ABI names.Print the CSR according to the chosen privilege spec.Print unknown instructions according to length from first two bitsRecognize DSP instructions.Recognize FPU QuarkSE-EM instructions.Recognize FPX DP instructions.Recognize FPX SP instructions.Recognize MSA instructions. Recognize NPS400 instructions.Recognize double assist FPU instructions.Recognize double precision FPU instructions.Recognize single precision FPU instructions.Recognize the Global INValidate (GINV) ASE instructions. Recognize the Loongson Content Address Memory (CAM) instructions. Recognize the Loongson EXTensions (EXT) instructions. Recognize the Loongson EXTensions R2 (EXT2) instructions. Recognize the Loongson MultiMedia extensions Instructions (MMI) ASE instructions. Recognize the eXtended Physical Address (XPA) ASE instructions. Recognize the virtualization ASE instructions. Register list is not validRegister must be between r0 and r7Register must be between r8 and r15Register number is not validSR/SelID is out of rangeSVE `movprfx' compatible instruction expectedSVE instruction expected after `movprfx'SelID is out of rangeSelect raw register namesSelect register names used by GCCSelect register names used in ARM's ISA documentationSelect register names used in the APCSSelect register names used in the ATPCSSelect special register names used in the ATPCSSmall operand was not an immediate numberSpecial purpose register number is out of rangeSyntax error: No trailing ')'The following WebAssembly-specific disassembler options are supported for use with the -M switch: The percent-operator's operand is not a symbolUIMM = 00000 is illegalUIMM values >15 are illegalUIMM values >7 are illegalUnknown error %d Use canonical instruction forms. Use only hexadecimal number to print immediates.VSR overlaps ACC operandValue is not aligned enoughValue of A operand must be 0 or 1W keyword invalid in FR operand slot.W register expectedWarning: disassembly unreliable - not enough bytes availableWarning: illegal as 2-op instrWarning: illegal as emulation instrWarning: reserved use of A/L and B/W bits detectedWarning: unrecognised CALLA addressing modeaccepted values are from -1 to 6address register in load rangeaddress writeback expectedassertion fail %s:%dattempt to set 'at' bits when using + or - modifierattempt to set y bit when using + or - modifierbad case %d (%s) in %s:%dbad instruction `%.50s'bad instruction `%.50s...'bit,base is out of rangebit,base out of range for symbolbranch operand unalignedbranch to odd offsetbranch value not in range and to odd offsetbranch value out of rangebyte index must be a multiple of 8byte relocation unsupportedcannot use odd number destination registercannot use odd number source registercde coprocessor not between 0-7: %scgen_parse_address returned a symbol. Literal required.coproc must have an argument: %scoprocN argument takes options "generic", "cde", or "CDE": %sdestination register differs from preceding instructiondisplacement value is not aligneddisplacement value is not in range and is not aligneddisplacement value is out of rangedsp:16 immediate is out of rangedsp:20 immediate is out of rangedsp:24 immediate is out of rangedsp:8 immediate is out of rangeexpected `%s' after previous `%s'expected a range of four offsetsexpected a range of two offsetsexpected a selection register in the range w12-w15expected a selection register in the range w8-w11expected a single offset rather than a rangeexpecting got relative address: got(symbol)expecting got relative address: gotoffhi16(symbol)expecting got relative address: gotofflo16(symbol)expecting gp relative address: gp(symbol)extend operator expectedextraneous registerfirst register of the range should be r13floating-point immediate expectedfloating-point value must be 0.0 or 1.0floating-point value must be 0.5 or 1.0floating-point value must be 0.5 or 2.0illegal L operand valueillegal MEP INDEX setting '%x' in ELF header e_flags fieldillegal PL operand valueillegal WC operand valueillegal bitmaskillegal id (%d)illegal immediate valueillegal use of parenthesesimm10 is out of rangeimm:6 immediate is out of rangeimmediate is out of range 0-7immediate is out of range 1-2immediate is out of range 1-8immediate is out of range 2-9immediate offsetimmediate out of rangeimmediate too big for element sizeimmediate valueimmediate value cannot be registerimmediate value is out of rangeimmediate value out of rangeimmediate zero expectedincompatible L operand valueindex register in load rangeindex register xzr is not allowedinstruction opens new dependency sequence without ending previous oneinsufficient data to decode instructioninternal disassembler errorinternal error: bad insn unitinternal error: bad major codeinternal error: bad sparc-opcode.h: "%s" == "%s" internal error: bad sparc-opcode.h: "%s", %#.8lx, %#.8lx internal error: bad vliw->next_slot valueinternal error: broken opcode descriptor for `%s %s'internal error: cris_cgen_cpu_open: no endianness specifiedinternal error: cris_cgen_cpu_open: unsupported argument `%d'internal error: cris_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: don't know how to handle parsing resultsinternal error: epiphany_cgen_cpu_open: no endianness specifiedinternal error: epiphany_cgen_cpu_open: unsupported argument `%d'internal error: epiphany_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: fr30_cgen_cpu_open: no endianness specifiedinternal error: fr30_cgen_cpu_open: unsupported argument `%d'internal error: fr30_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: frv_cgen_cpu_open: no endianness specifiedinternal error: frv_cgen_cpu_open: unsupported argument `%d'internal error: frv_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: immediate() called with invalid byte count %dinternal error: ip2k_cgen_cpu_open: no endianness specifiedinternal error: ip2k_cgen_cpu_open: unsupported argument `%d'internal error: ip2k_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: iq2000_cgen_cpu_open: no endianness specifiedinternal error: iq2000_cgen_cpu_open: unsupported argument `%d'internal error: iq2000_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: lm32_cgen_cpu_open: no endianness specifiedinternal error: lm32_cgen_cpu_open: unsupported argument `%d'internal error: lm32_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: m32c_cgen_cpu_open: no endianness specifiedinternal error: m32c_cgen_cpu_open: unsupported argument `%d'internal error: m32c_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: m32r_cgen_cpu_open: no endianness specifiedinternal error: m32r_cgen_cpu_open: unsupported argument `%d'internal error: m32r_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: mep_cgen_cpu_open: no endianness specifiedinternal error: mep_cgen_cpu_open: unsupported argument `%d'internal error: mep_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: mt_cgen_cpu_open: no endianness specifiedinternal error: mt_cgen_cpu_open: unsupported argument `%d'internal error: mt_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: or1k_cgen_cpu_open: no endianness specifiedinternal error: or1k_cgen_cpu_open: unsupported argument `%d'internal error: or1k_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: unknown hardware resourceinternal error: unknown operand, %sinternal error: unrecognized field %d while building insninternal error: unrecognized field %d while decoding insninternal error: unrecognized field %d while getting int operandinternal error: unrecognized field %d while getting vma operandinternal error: unrecognized field %d while parsinginternal error: unrecognized field %d while printing insninternal error: unrecognized field %d while setting int operandinternal error: unrecognized field %d while setting vma operandinternal error: xstormy16_cgen_cpu_open: no endianness specifiedinternal error: xstormy16_cgen_cpu_open: unsupported argument `%d'internal error: xstormy16_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal relocation type invalidinternal: non-debugged code (test-case missing): %s:%dinvalid %function() hereinvalid Ddd valueinvalid R operandinvalid TH valueinvalid address type for operandinvalid addressing modeinvalid arithmetic immediateinvalid bat numberinvalid conditional optioninvalid constantinvalid counter accessinvalid extend/shift operatorinvalid immediate, must be 1, 2, or 4invalid increment amountinvalid mask fieldinvalid mfcr maskinvalid offsetinvalid offset: must be in the range [-512, -8] and be a multiple of 8invalid operand. type may have values 0,1,2 only.invalid position, should be 0, 16, 32, 48 or 64.invalid position, should be 0, 8, 16, or 24invalid position, should be 16, 32, 64 or 128.invalid position, should be one of: 0,4,8,...124.invalid post-increment amountinvalid registerinvalid register for stack adjustmentinvalid register nameinvalid register number, should be blinkinvalid register number, should be fpinvalid register number, should be pclinvalid register offsetinvalid register operand when updatinginvalid replicated MOV immediateinvalid shift amountinvalid shift operatorinvalid size value must be on range 1-64.invalid size, should be 1, 2, 4, or 8invalid size, value must be invalid sprg numberinvalid tbr numberinvalid value for CMEM ld/st immediateinvalid value for immediatejump hint unalignedjunk at end of linelast register of the range doesn't fitmerging predicate expected due to preceding `movprfx'mis-matched privilege spec set by %s=%s, the elf privilege attribute is %smissing `)'missing `]'missing extend operatormissing mnemonic in syntax stringmissing registermultipliernegative immediate value not allowednegative or unaligned offset expectedno shift amount allowed for 8-bit constantsnot a valid r0l/r0h pairoffset(IP) is not a valid formoperand is not zerooperand out of range (%ld not between %ld and %ld)operand out of range (%ld not between %ld and %lu)operand out of range (%lu not between %lu and %lu)operand out of range (0x%lx not between 0 and 0x%lx)operand out of range (not between 1 and 255)out of memoryoutput register of preceding `movprfx' expected as outputoutput register of preceding `movprfx' not used in current instructionoutput register of preceding `movprfx' used as inputparse_addr16: invalid opindex.percent-operator operand is not a symbolposition value is out of rangepredicate register differs from that in preceding `movprfx'predicated instruction expected after `movprfx'previous `movprfx' sequence not closedreading from a write-only registerreg pair must be contiguousreg pair must start from even regregister R30 is a limm indicatorregister element indexregister must be BLINKregister must be GPregister must be ILINK1register must be ILINK2register must be PCLregister must be R0register must be R1register must be R2register must be R3register must be SPregister must be either r0-r3 or r12-r15register name used as immediate valueregister numberregister number must be evenregister out of rangeregister size not compatible with previous `movprfx'register source in immediate moveregister unavailable for short instructionsrelocation invalid for storerotate expected to be 0, 90, 180 or 270rotate expected to be 90 or 270second reg in pair should be xzr if first is xzrshift amountshift amount must be 0 or 12shift amount must be 0 or 16shift amount must be 0 or 8shift amount must be a multiple of 16shift is not permittedshift operator expectedsize register differs from preceding instructionsource and target register operands must be differentsource register differs from preceding instructionspecified register cannot be read fromspecified register cannot be written tostack pointer register expectedstart register out of rangestarting offset is not a multiple of 2starting offset is not a multiple of 4syntax error (expected char `%c', found `%c')syntax error (expected char `%c', found end of instruction)the register-index form of PRFM does not accept opcodes in the range 24-31the three register operands must be distinct from one anotherthis `%s' should have an immediately preceding `%s'undefinedunexpected address writebackunknownunknown 0x%02lxunknown 0x%04lxunknown BPF CPU version %u unknown S/390 disassembler option: %sunknown constraint `%c'unknown operand shift: %xunknown privileged spec set by %s=%sunknown reg: %dunrecognised disassembler CPU option: %sunrecognised disassembler option: %sunrecognised register name set: %sunrecognized disassembler option with '=': %sunrecognized disassembler option: %sunrecognized form of instructionunrecognized instructionvalue must be a multiple of 16value must be in the range 0 to 240value must be in the range 0 to 28value must be in the range 0 to 31value must be in the range 1 to value must be power of 2value out of range 1 - 256vector5 is out of rangevector8 is out of rangewarning: ignoring unknown -M%s optionwidth value is out of rangewriting to a read-only registerProject-Id-Version: opcodes 2.41.90 Report-Msgid-Bugs-To: https://sourceware.org/bugzilla/ PO-Revision-Date: 2024-01-17 16:48+0100 Last-Translator: Roland Illig Language-Team: German Language: de MIME-Version: 1.0 Content-Type: text/plain; charset=UTF-8 Content-Transfer-Encoding: 8bit Plural-Forms: nplurals=2; plural=(n != 1); X-Bugs: Report translation errors to the Language-Team address. X-Generator: Poedit 3.4.2 X-Poedit-Bookmarks: -1,64,-1,-1,-1,-1,-1,-1,-1,-1 no-aliases Kanonische Form der Befehle verwenden. numeric Numerische Registernamen statt ABI-Namen ausgeben. Für die obigen Optionen werden die folgenden Werte für »%s« unterstützt: aliases Befehls-Aliase ausgeben. compact-assembly Keine neue Zeile zwischen Befehlsbündeln ausgeben. debug_dump Temporärer Schalter für Debugspuren. no-aliases Befehls-Aliase nicht ausgeben. no-compact-assembly Zwischen Befehlsbündeln eine leere Zeile ausgeben. no-notes Befehls-Hinweise nicht ausgeben. no-pc Programmzähler-Präfix nicht ausgeben. ctx4 Disassemblieren mit 4-Kontext-Modus erzwingen. ctx8 8-Kontext-Modus erzwingen, hat Vorrang. notes Befehls-Hinweise ausgeben. pretty 32-Bit-Wörter in natürlicher Reihenfolge entsprechend den umgeordneten Befehlen ausgeben. Die folgenden AARCH64-spezifischen Disassembleroptionen werden zusammen mit dem Schalter »-M« unterstützt (mehrere Optionen sollten durch Kommata getrennt werden): Die folgenden ARC-spezifischen Disassembleroptionen werden zusammen mit dem Schalter »-M« unterstützt (mehrere Optionen sollten durch Kommata getrennt werden): Die folgenden ARM-spezifischen Disassembleroptionen werden in Kombination mit dem Schalter »-M« unterstützt: Die folgenden BPF-spezifischen Disassembleroptionen werden zusammen mit dem Schalter »-M« unterstützt (mehrere Optionen sollten durch Kommata getrennt werden): Die folgenden KVX-spezifischen Disassembleroptionen werden zusammen mit dem Schalter »-M« unterstützt (mehrere Optionen sollten durch Kommata getrennt werden): Die folgenden LoongArch-spezifischen Disassembleroptionen werden zusammen mit dem Schalter »-M« unterstützt (mehrere Optionen sollten durch Kommata getrennt werden): Die folgenden MIPS-spezifischen Disassembleroptionen werden zusammen mit dem Schalter »-M« unterstützt (mehrere Optionen sollten durch Kommata getrennt werden): Die folgenden NFP-spezifischen Disassembleroptionen werden zusammen mit dem Schalter »-M« unterstützt (mehrere Optionen sollten durch Kommata getrennt werden): Die folgenden PPC-spezifischen Disassembleroptionen werden in Kombination mit dem Schalter »-M« unterstützt: Die folgenden RISC-V-spezifischen Disassembleroptionen werden zusammen mit dem Schalter »-M« unterstützt (mehrere Optionen sollten durch Kommata getrennt werden): Die folgenden S/390-spezifischen Disassembleroptionen werden zusammen mit dem Schalter »-M« unterstützt (mehrere Optionen sollten durch Kommata getrennt werden): Die folgenden i386/x86-64-spezifischen Disassembleroptionen werden zusammen mit dem Schalter »-M« unterstützt (mehrere Optionen sollten durch Kommata getrennt werden): Warnung: Da die Opcode-Klasse geraten ist, ist das Disassemblat möglicherweise falsch. Verwenden Sie -M, um die korrekten Opcode-Klassen auszuwählen. Warnung: Unerlaubte Verwendung eines doppelten Registerpaares. pseudoc Pseudo-C-Syntax. v1,v2,v3,v4,xbpf Version der BPF-ISA. hex,oct,dec Zahlenbasis für Direktoperanden. addr16 16-Bit-Adressgröße annehmen addr32 32-Bit-Adressgröße annehmen addr64 64-Bit-Adressgröße annehmen amd64 Maschinenbefehl in AMD64-ISA anzeigen att Maschinenbefehl in AT&T-syntax anzeigen att-mnemonic (nur bei AT&T-Syntax) Maschinenbefehl in AT&T-Mnemonic anzeigen data16 16-Bit-Datengröße annehmen data32 32-Bit-Datengröße annehmen i386 Im 32-Bit-Modus disassemblieren i8086 Im 16-Bit-Modus disassemblieren intel Maschinenbefehl in Intel-Syntax anzeigen intel-mnemonic (nur bei AT&T-Syntax) Maschinenbefehl in Intel-Mnemonic anzeigen intel64 Maschinenbefehl in Intel64-ISA anzeigen suffix Maschinenbefehl-Suffix immer in AT&T-Syntax anzeigen x86-64 Im 64-Bit-Modus disassemblieren # Interner Fehler, unerkannter Modifikator (%c)# Interner Fehler, undefinierter Operand in „%s %s“# internal error, unknown tag in opcode template (%s)$%dsp16() hat als Parameter eine symbolische Adresse, keine Zahl%dsp8() hat als Parameter eine symbolische Adresse, keine ZahlLSL-Operator ist hier nicht erlaubtROR-Operator ist hier nicht erlaubt(DP) Offset außerhalb des gültigen Bereichs.(SP) Offset außerhalb des gültigen Bereichs.(unbekannt)*ungültig*Unbekannter Operandentyp: %d**unbekannt*, , .21-Bit-Offset außerhalb des gültigen Bereichs64-Bit-Adresse ist deaktiviert [[][]:ABBRUCH: Unbekannter OperandBeim Generieren der Erweiterungsoperationen für die Befehle ist ein Fehler aufgetretenAnnnehmen, dass alle Befehle Thumb-Befehle sindVersuch, ein gesetztes Bit von 0 zu bestimmenBO-Wert führt nicht zu Sprungvorhersage, bei Verwendung der Modifikatoren »+« oder »-«Ungültiger DirektausdruckUngültiges Register beim Post-IncrementUngültiges Register beim Pre-IncrementFalscher RegisternameOh, oh. Hier ist richtig was kaputt in parse_imm16!Die Bitnummer, um das allgemeine Register zu indizieren, ist außerhalb des gültigen Bereichs 0-15Byteadresse benötigt -- muss gerade sein."register"-Namen disassemblierenIm ESA-Architektur-Modus disassemblierenIm z/Architecture-Modus disassemblierenNur die kanonische Form der Befehle verwenden.Ich verstehe »0x%x« nicht. CDE-Erweiterungen für Koprozessor-N-Raum aktivierenBeim Decodieren die gewählte Architektur erzwingen.Fehler beim Verarbeiten von Abschnitt %u Fehler: Lesen aus dem Speicher fehlgeschlagenVorangehende Sprungmarke untersuchen, um die Befehlsart festzustellenDatei hat ungültigen ME-Config-Abschnitt.Datei hat keinen ME-Config-Abschnitt.GPR ungerade ist ungültigHmmmm 0x%xDirektwert liegt außerhalb des gültigen Bereichs -128 bis 127Direktwert liegt außerhalb des gültigen Bereichs -32768 bis 32767Direktwert liegt außerhalb des gültigen Bereichs -512 bis 511Direktwert liegt außerhalb des gültigen Bereichs -7 bis 8Direktwert liegt außerhalb des gültigen Bereichs -8 bis 7Direktwert liegt außerhalb des gültigen Bereichs 0 bis 65535Ungültige NFP-Option: %sUngültige GrößenangabeDas LP_COUNT-Register kann nicht als Zielregister verwendet werdenSprungmarke verträgt sich nicht mit »Rx«Sprungmarke verträgt sich nicht mit dem RegisternameWohlbekannte globale Namen benennenKeine Verlagerung für kleine DirektwerteDas ist keine PC-relative Adresse.Dieser Opcode kann nur $sp oder $15 als Parameter habenDieser Opcode kann nur $tp oder $13 als Parameter habenOperand muss ein Symbol seinOperand außerhalb des gültigen Bereichs -32768 bis 32767.Bitte melden Sie diesen Fehler (auf Englisch, an https://www.sourceware.org/bugzilla/)CP0-Register und HWR-Namen entsprechend der angegebenen Architektur ausgeben.CP0-Registernamen entsprechend der angegebenen Architektur ausgeben. Vorgabe: abhängig von der Binärdatei, die disassembliert wird. FPR-Namen entsprechend des angegebenen ABI ausgeben. Vorgabe: numerisch. GPR- und FPR-Namen entsprechend des angegebenen ABI ausgeben. Namen der Mehrzweckregister entsprechend des angegebenen ABI ausgeben. Standard: abhängig von der Binärdatei, die disassembliert wird. HWR-Namen entsprechend der angegebenen Architektur ausgeben. Vorgabe: abhängig von der Binärdatei, die disassembliert wird. Befehlsbeschreibung als Kommentar ausgebenNumerische Registernamen statt ABI-Namen ausgeben.Die CSR gemäß der gewählten Privilegien-Angabe ausgeben.Unbekannte Befehle anhand ihrer Länge aus den ersten beiden Bits ausgebenDSP-Befehle erkennen.FPU-QuarkSE-EM-Befehle erkennen.FXP-DP-Befehle erkennen.FPX-SP-Befehle erkennen.MSA-Befehle erkennen. NPS400-Befehle erkennen.Befehle für hilfsweise doppelt genaue FPU erkennen.Befehle für doppelt genaue FPU erkennen.Befehle für einfach genaue FPU erkennen.Befehle für Global INValidate (GINV) Adressraumerweiterung erkennen. Die Loongson-Befehle für Content Address Memory (CAM) erkennen. Die Loongson-Befehle für EXTensions (EXT) erkennen. Die Loongson-Befehle für EXTensions R2 (EXT2) erkennen. Die Loongson-ASE-Befehle für MultiMedia extensions Instructions (MMI) erkennen. Befehle für eXtended Physical Address (XPA) Adressraumerweiterung erkennen. ASE-Befehle für Virtualisierung erkennen. Registerliste ist ungültigDas Register muss zwischen r0 und r7 liegenDas Register muss zwischen r8 und r15 liegenDie Registernummer ist nicht gültigSR/RelID l liegt außerhalb des gültigen BereichsZu SVE-»movprfx« kompatibler Befehl erwartetSVE-Befehl hinter »movprfx« erwartetSelID liegt außerhalb des gültigen BereichsRohe Registernamen auswählenVon GCC verwendete Registernamen auswählenVon ARMs ISA-Dokumentation verwendete Registernamen verwendenIn APCS verwendete Registernamen auswählenIn ATPCS verwendete Registernamen auswählenSpezielle Registernamen für ATPCS auswählenKleiner Operand war keine DirektzahlNummer des Spezialregisters ist außerhalb des gültigen BereichsSyntaxfehler: Kein abschließendes »)«Die folgenden WebAssembly-spezifischen Disassembleroptionen werden in Kombination mit dem Schalter »-M« unterstützt: Der Operand des Prozent-Operators ist kein SymbolUIMM = 0000 ist ungültigUIMM-Werte > 15 sind ungültigUIMM-Werte > 7 sind ungültigUnbekannter Fehler %d Kanonische Form der Befehle verwenden. Direktwerte ausschließlich hexadezimal ausgeben.VSR überlappt den ACC-OperandenDer Wert ist nicht ausreichend ausgerichtetWert des A-Operanden muss entweder 0 oder 1 seinSchlüsselwort »W« ist im Operandenplatz »FR« ungültig.W-Register erwartetWarnung: Disassemblat unzuverlässig – nicht genügend Bytes verfügbarWarnung: Ungültig als 2-Op-MaschinenbefehlWarnung: Ungültig als Emulations-MaschinenbefehlWarnung: Benutzung der reservierten A/L- und B/W-Bits erkanntWarnung: Unbekannter CALLA-AdressierungsmodusMögliche Werte liegen zwischen -1 und 6Adressregister im Ladebereich (load range)Adressen-Zurückschreiben erwartetAssertion fehlgeschlagen: %s:%dVersuch, die at-Bits zusammen mit dem Modifikator »+« oder »-« zu setzenVersuch, das y-Bit zusammen mit dem Modifikator »+« oder »-« zu setzeninternal error: case %d (%s) in %s:%dFalscher Befehl »%.50s«Falscher Befehl »%.50s...«Bit,Basis liegt außerhalb des gültigen BereichsBit,Basis liegt außerhalb des gültigen Bereichs für SymbolSprung-Operand ist nicht ausgerichtet (unaligned)Verzweigung auf ungeraden OffsetVerzweigungswert außerhalb des gültigen Bereichs und zu einem ungeraden OffsetVerzweigungswert außerhalb des gültigen BereichsByteindex muss ein Vielfaches von 8 seinByte-Relokation nicht unterstütztNummer des Zielregisters muss gerade seinNummer des Quellregisters muss gerade seinCDE-Koprozessor muss zwischen 0 und 7 sein: %scgen_parse_address hat Symbol zurückgegeben, muss jedoch ein Literal sein.»coproc« erfordert ein Argument: %sDas Argument für »coprocN« akzeptiert nur die Werte »generic«, »cde« oder »CDE«: %sZielregister unterscheidet sich von dem im vorangehenden Befehlder Abstandswert ist nicht ausgerichtetDer Abstandswert ist außerhalb des gültigen Bereichs und nicht ausgerichtetder Abstandswert ist außerhalb des gültigen BereichsDirektwert dsp:16 liegt außerhalb des gültigen BereichsDirektwert dsp:20 liegt außerhalb des gültigen BereichsDirektwert dsp:24 liegt außerhalb des gültigen BereichsDirektwert dsp:6 liegt außerhalb des gültigen Bereichs»%s« nach vorherigem »%s« erwartetBereich aus vier Offsets erwartetBereich aus zwei Offsets erwartetAuswahlregister im Bereich von w12 bis w15 erwartetAuswahlregister im Bereich von w8 bis w11 erwartetEinzelnen Offset statt eines Bereichs erwartetAdresse relativ zu got erwartet: got(Symbol)Adresse relativ zu got erwartet: gotoffhi16(Symbol)Adresse relativ zu got erwartet: gotofflo16(Symbol)Adresse relativ zu gp erwartet: gp(Symbol)Extend-Operator erwartetIrrelevantes RegisterDas erste Register im Bereich sollte r13 seinGleitkomma-Direktwert erwartetGleitkommazahl muss entweder 0.0 oder 1.0 seinGleitkommazahl muss entweder 0.5 oder 1.0 seinGleitkommazahl muss entweder 0.5 oder 2.0 seinUnerlaubter Wert für L-OperandenUngültige Einstellung »%x« für »MEP INDEX« im ELF-Header-Feld e_flagsUnerlaubter Wert für PL-OperandenUnerlaubter Wert für WC-OperandenUngültige BitmaskeUngültige ID (%d)Unerlaubter DirektwertUnerlaubte Benutzung von Klammernimm10 liegt außerhalb des gültigen BereichsDirektwert imm:6 liegt außerhalb des gültigen BereichsDirektwert liegt außerhalb des gültigen Bereichs 0 bis 7Direktwert liegt außerhalb des gültigen Bereichs 1 bis 2Direktwert liegt außerhalb des gültigen Bereichs 1 bis 8Direktwert liegt außerhalb des gültigen Bereichs 2 bis 9Direkter OffsetDirektoperand außerhalb des gültigen BereichsDirektwert ist zu groß für ElementgrößeDirektwertEin Direktoperand kann kein Register seinDirektwert außerhalb des gültigen BereichsDirektoperand außerhalb des gültigen BereichsDirekte Null erwartetInkompatibler L-OperandenwertIndexregister im Ladebereich (load range)Indexregister xzr ist nicht erlaubtDer Befehl beginnt eine neue Abhängigkeitsfolge, ohne die vorherige zu beendenNicht genug Daten, um Befehl zu dekodiereninternal disassembler errorinternal error: bad insn unitinternal error: bad major codeinternal error: bad sparc-opcode.h: "%s" == "%s" internal error: bad sparc-opcode.h: "%s", %#.8lx, %#.8lx internal error: bad vliw->next_slot valueinternal error: broken opcode descriptor for `%s %s'internal error: cris_cgen_cpu_open: no endianness specifiedinternal error: cris_cgen_cpu_open: unsupported argument `%d'internal error: cris_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: don't know how to handle parsing resultsinternal error: epiphany_cgen_cpu_open: no endianness specifiedinternal error: epiphany_cgen_cpu_open: unsupported argument `%d'internal error: epiphany_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: fr30_cgen_cpu_open: no endianness specifiedinternal error: fr30_cgen_cpu_open: unsupported argument `%d'internal error: fr30_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: frv_cgen_cpu_open: no endianness specifiedinternal error: frv_cgen_cpu_open: unsupported argument `%d'internal error: frv_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: immediate() called with invalid byte count %dinternal error: ip2k_cgen_cpu_open: no endianness specifiedinternal error: ip2k_cgen_cpu_open: unsupported argument `%d'internal error: ip2k_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: iq2000_cgen_cpu_open: no endianness specifiedinternal error: iq2000_cgen_cpu_open: unsupported argument `%d'internal error: iq2000_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: lm32_cgen_cpu_open: no endianness specifiedinternal error: lm32_cgen_cpu_open: unsupported argument `%d'internal error: lm32_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: m32c_cgen_cpu_open: no endianness specifiedinternal error: m32c_cgen_cpu_open: unsupported argument `%d'internal error: m32c_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: m32r_cgen_cpu_open: no endianness specifiedinternal error: m32r_cgen_cpu_open: unsupported argument `%d'internal error: m32r_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: mep_cgen_cpu_open: no endianness specifiedinternal error: mep_cgen_cpu_open: unsupported argument `%d'internal error: mep_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: mt_cgen_cpu_open: no endianness specifiedinternal error: mt_cgen_cpu_open: unsupported argument `%d'internal error: mt_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: or1k_cgen_cpu_open: no endianness specifiedinternal error: or1k_cgen_cpu_open: unsupported argument `%d'internal error: or1k_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: unknown hardware resourceinternal error: unknown operand, %sinternal error: unrecognized field %d while building insninternal error: unrecognized field %d while decoding insninternal error: unrecognized field %d while getting int operandinternal error: unrecognized field %d while getting vma operandinternal error: unrecognized field %d while parsinginternal error: unrecognized field %d while printing insninternal error: unrecognized field %d while setting int operandinternal error: unrecognized field %d while setting vma operandinternal error: xstormy16_cgen_cpu_open: no endianness specifiedinternal error: xstormy16_cgen_cpu_open: unsupported argument `%d'internal error: xstormy16_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'Interne Verlagerungsart ungültiginternal error: non-debugged code (test-case missing): %s:%d%function() ist hier ungültigUngültiger Ddd-WertUngültiger R-OperandUngültiger TH-WertUngültiger Adresstyp für OperandUngültiger AdressierungsmodusUngültiger Wert für DirektwertUngültige bat-NummerUngültige bedingte OptionUngültige KonstanteUngültiger Zugriff auf ZählerNicht erlaubter Extend/Shift-OperatorUngültiger Direktwert; muss 1, 2 oder 4 seinNicht erlaubte Anzahl im InkrementUngültiges MaskierungsfeldUngültige mfcr-MaskeUngültiger OffsetUngültiger Offset: Muss im Bereich [-512, -8] liegen und ein Vielfaches von 8 seinUngültiger Operand. Die Art kann nur 0, 1 oder 2 sein.Ungültige Position; muss 0, 16, 32, 48 oder 64 sein.Ungültige Position; muss 0, 8, 16 oder 24 seinUngültige Position; muss 16, 32, 64 oder 128 sein.Ungültige Position; muss 0, 4, 8, ..., 124 sein.Nicht erlaubte Anzahl im Post-InkrementUngültiges RegisterUngültiges Register für StackanpassungFalscher RegisternameUngültige Registernummer, sollte blink seinUngültige Registernummer, sollte Gleitkomma seinUngültige Registernummer, sollte pcl seinUngültiger Register-OffsetUngültiger Registeroperand beim AktualisierenUngültiger replizierter Direktwert für MOVUngültige SchiebeanzahlUngültiger SchiebeoperatorUngültiger Wert für Größe; muss im Bereich 1-64 sein.Ungültige Größe; muss 1, 2, 4 oder 8 seinUngültige Größe, muss sein: Ungültige sprg-NummerUngültige tbr-NummerUngültiger Wert für Direktwert von CMEM ld/stUngültiger Wert für DirektwertSprunghinweis ist nicht ausgerichtet (unaligned)Müll am Ende der ZeileLetztes Register des Bereichs passt nichtZusammenführende Bedingung erwartet, aufgrund des vorangehenden »movprfx«unpassende Berechtigungsangabe %s=%s, das Berechtigungsattribut von ELF ist %sFehlende »)«.Hier fehlt eine »]«.Extend-Operator fehltFehlender Mnemonic im SyntaxstringFehlendes RegisterMultiplikatorNegativer Direktwert nicht erlaubtNegativer oder unausgerichteter Offset erwartetSchieben ist für 8-Bit-Konstanten nicht möglichKein gültiges r0l/r0h-Paar»offset(IP)« ist keine gültige FormOperand ist nicht nullOperand außerhalb des gültigen Bereichs (%ld ist nicht zwischen %ld und %ld)Operand außerhalb des gültigen Bereichs (%ld ist nicht zwischen %ld und %lu)Operand außerhalb des gültigen Bereichs (%lu ist nicht zwischen %lu und %lu)Operand außerhalb des gültigen Bereichs (0x%lx ist nicht zwischen 0 und 0x%lx).Operand außerhalb des gültigen Bereichs (1 bis 255)Zu wenig SpeicherAusgaberegister des vorangehenden »movprfx« auch hier als Ausgabe erwartetAusgaberegister des vorangehenden »movprfx« wird in aktuellem Befehl nicht verwendetAusgaberegister des vorangehenden »movprfx« wird als Eingabe verwendetparse_addr16: Ungültiger Operatorindex.Der Prozent-Operator ist kein SymbolPositionswert außerhalb des gültigen BereichsBedingungsregister unterscheidet sich von dem im vorangehenden »movprfx«Bedingter Befehl nach »movprfx« erwartetVorherige »movprfx«-Folge nicht beendetVersuch, ein lesegeschütztes Register auszulesenRegisterpaar muss zusammenhängend seinRegisterpaar muss mit geradem Register anfangenRegister R30 ist ein limm-IndikatorRegister-ElementindexRegister muss BLINK seinRegister muss GP seinRegister muss ILINK1 seinRegister muss ILINK2 seinRegister muss PCL seinRegister muss R0 seinRegister muss R1 seinRegister muss R2 seinRegister muss R3 seinRegister muss SP seinRegister muss entweder r0-r3 oder r12-r15 seinRegistername fälschlicherweise als Direktwert benutztRegisternummerDie Registernummer muss gerade seinRegister außerhalb des gültigen BereichsRegistergröße nicht mit vorangehendem »movprfx« kompatibelRegister-Quelle in direktem »mov«Dieses Register steht in kurzen Maschinenbefehlen nicht zur VerfügungVerlagerung für Speicherbefehl ungültigRotation muss 0, 90, 180 oder 270 seinRotation muss 90 oder 270 seinZweites Register im Paar sollte xzr sein, wenn das erste xzr istSchiebeanzahlSchiebeanzahl muss 0 oder 12 seinSchiebeanzahl muss 0 oder 16 seinSchiebeanzahl muss 0 oder 8 seinSchiebeanzahl muss ein Vielfaches von 16 seinSchieben ist hier nicht erlaubtSchiebe-Operator erwartetGrößenregister unterscheidet sich von dem im vorangehenden BefehlDie Operanden für das Quell- und Zielregister müssen verschieden seinQuellregister unterscheidet sich von dem im vorangehenden BefehlAus dem angegebenen Register kann nicht gelesen werdenIn das angegebene Register kann nicht geschrieben werdenStackpointer-Register erwartetStartregister außerhalb des gültigen BereichsStartoffset muss ein Vielfaches von 2 seinStartoffset muss ein Vielfaches von 4 seinSyntaxfehler (erwartetes Zeichen »%c«, gefunden »%c«)Syntaxfehler (Zeichen »%c« erwartet, Befehlsende bekommen)Die Register-Index-Form von PRFM akzeptiert keine Opcodes im Bereich von 24 bis 31Die drei Register-Operanden müssen verschieden seindieses »%s« sollte ein unmittelbar vorangehendes »%s« habenundefiniertUnerwartetes Adressen-Zurückschreibenunbekanntunbekannt 0x%02lxunbekannt 0x%04lxUnbekannte BPF-CPU-Version %u Unbekannte S/390-Disassembler-Option: %sUnbekannte Einschränkung »%c«Unbekannte Operandenverschiebung: %xUnbekannte Privilegien-Angabe durch %s=%sUnbekanntes Register: %dUnbekannte Disassembler-CPU-Option: %sUnbekannte Disassembler-Option: %sUnbekannte Registernamensmenge: %sUnbekannte Disassembler-Option mit »=«: %sUnbekannte Disassembler-Option: %sUnbekannte BefehlsformUnbekannter BefehlWert muss ein Vielfaches von 16 seinWert muss im Bereich von 0 bis 240 liegenWert muss im Bereich von 0 bis 28 liegenWert muss im Bereich von 0 bis 31 liegenÜBERSETZUNGSPROBLEM: Wert muss im Bereich von 1 bis $$$ liegen Wert muss eine Zweierpotenz seinWert muss im Bereich 1-256 liegenvector5 liegt außerhalb des gültigen Bereichsvector8 liegt außerhalb des gültigen BereichsWarnung: Unbekannte Option »-M%s« wird ignoriertBreitenwert außerhalb des gültigen BereichsVersuch, ein schreibgeschütztes Register zu beschreibenPRIx64Address 0x% is out of bounds. Adresse 0x% ist außerhalb des gültigen Bereichs.